JPH0482740U - - Google Patents
Info
- Publication number
- JPH0482740U JPH0482740U JP12434090U JP12434090U JPH0482740U JP H0482740 U JPH0482740 U JP H0482740U JP 12434090 U JP12434090 U JP 12434090U JP 12434090 U JP12434090 U JP 12434090U JP H0482740 U JPH0482740 U JP H0482740U
- Authority
- JP
- Japan
- Prior art keywords
- address
- memory
- cpu
- data
- hereinafter referred
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000009977 dual effect Effects 0.000 claims description 2
- 238000000034 method Methods 0.000 claims 4
- 230000010365 information processing Effects 0.000 claims 2
- 239000002131 composite material Substances 0.000 claims 1
- 239000013256 coordination polymer Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 6
- 238000007796 conventional method Methods 0.000 description 1
Landscapes
- Bus Control (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12434090U JPH0482740U (en]) | 1990-11-28 | 1990-11-28 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12434090U JPH0482740U (en]) | 1990-11-28 | 1990-11-28 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0482740U true JPH0482740U (en]) | 1992-07-17 |
Family
ID=31871998
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12434090U Pending JPH0482740U (en]) | 1990-11-28 | 1990-11-28 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0482740U (en]) |
-
1990
- 1990-11-28 JP JP12434090U patent/JPH0482740U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2886856B2 (ja) | 二重化バス接続方式 | |
JPH0482740U (en]) | ||
JP2574821B2 (ja) | ダイレクトメモリアクセス・コントローラ | |
JPS6121542A (ja) | デ−タ転送装置 | |
JPH04367058A (ja) | 情報装置 | |
JPH03204753A (ja) | Dma制御装置 | |
JPH04237346A (ja) | マイクロプロセッサシステム | |
JPS61233857A (ja) | デ−タ転送装置 | |
JPS6130300B2 (en]) | ||
JPH02207363A (ja) | データ転送制御方式、デバイスコントローラ、およびメモリ・コントローラ | |
JPS5999522A (ja) | 入出力制御方式 | |
JPS62262170A (ja) | デ−タ転送方式 | |
JPS61267852A (ja) | デ−タ・バス変換方式 | |
JPS62127962A (ja) | マイクロコンピユ−タ | |
JPS6140658A (ja) | デ−タ処理装置 | |
JPH03189755A (ja) | メモリ間転送装置 | |
JPH0215095B2 (en]) | ||
JPH0221376A (ja) | 画像処理システム | |
JPS6218759U (en]) | ||
JPH0187457U (en]) | ||
KR20000060513A (ko) | 인터페이스 장치 | |
JPH02171949A (ja) | Dma転送方式 | |
JPH07129519A (ja) | デュアルcpuシステム | |
JPH036762A (ja) | イメージメモリのダイレクトアクセス方法 | |
JPS63284659A (ja) | Dma転送制御方法 |